· 支持需要tb级带宽的加速器,用于人工智能/机器学习(ai / ml)训练应用
· 完全集成的hbm2e内存接口子系统,由经过验证的phy和控制器组成,在先进的samsung 14/11nm finfet工艺上经过硅验证
· 拥有无与伦比的系统专业知识作为后盾,为客户提供中介层和封装参考设计支持,以加快产品上市时间
中国北京2021年5月25日—— rambus inc.(纳斯达克股票代码:rmbs)作为业界领先的芯片和ip核供应商,致力于使数据传输更快更安全。今天宣布推出rambus hbm2e内存接口子系统,该子系统包括一个完全集成的phy和控制器,在三星先进的14 / 11nm finfet工艺上经过硅验证。 通过利用30多年的信号完整性专业知识,rambus凯发k8官网下载的解决方案的运行速度高达3.2 gbps,可提供410 gb / s的带宽。 这种性能满足了tb级带宽加速器的需求,此类加速器针对性能要求最为严苛的ai / ml训练和高性能计算(hpc)应用。
三星电子设计平台开发副总裁jongshin shin说:“我们与rambus的合作将业界领先的内存接口设计专业知识与三星最尖端的工艺和封装技术结合在一起。ai和hpc系统的设计人员可以使用hbm2e内存实现平台设计,利用三星先进的14 / 11nm工艺,以达到无与伦比的性能水平。”
完全集成的,可投入生产的rambus hbm2e内存子系统以3.2 gbps的速度运行,为设计人员在平台实现上提供了很大的裕量空间。 rambus和三星合作,通过利用三星的14/11nm工艺和先进的封装技术对hbm2e phy和内存控制器ip核进行硅验证。
rambus ip部门总经理matt jones表示:“由于硅片的运行速度高达3.2 gbps,客户可以为自己的设计留出足够的余地来实现hbm2e存储器子系统。客户将受益于我们的全面支持,其中包括2.5d封装和中介层参考设计提供,有助于确保客户一次到位成功实现。”
rambus hbm2e内存接口(phy和控制器)的优点:
· 通过单个hbm2e dram 3d器件实现每引脚3.2 gbps的速度,提供410 gb / s的系统带宽
· 硅hbm2e phy和控制器完全集成并经过验证,可降低asic设计的复杂性并加快上市时间
· 作为ip授权的一部分,提供包含2.5d封装和中介层参考设计
· 提供rambus系统和si / pi专家的凯发官网首页的技术支持,帮助asic设计人员确保设备和系统的最大信号与电源完整性
· 具有特色的labstation™开发环境,可协助客户回片后快速点亮系统,校正和侦错
· 支持高性能应用程序,包括最先进的ai / ml训练和高性能计算(hpc)系统